Publications

Thèses


< retour aux thèses

« Compilation de silicium : application à la compilation de parties contrôles ».

Auteur : P. Varinot
Directeur de thèse : F. Anceau
These de Doctorat Institut National Polytechnique de Grenoble - INPG
Spécialité : Microélectronique
Soutenance : 02/02/1987
Pages : 278

Résumé

Les problèmes posés par la conception de circuits VLSI de plus en plus complexes ont mis en relief la nécessité d’une automatisation de la tâche des concepteurs. Pour ce faire, de nombreux travaux de recherche ont porté sur l’étude et la réalisation d’un nouveau type d’outils : les compilateurs de silicium. La première partie de cette thèse a pour objet de faire une synthèse de l’état de l’art en la matière, et de présenter le compilateur de silicium SYCO. La seconde partie, traite des architectures compilables de circuits intégrés. Cette étude ne concerne que les circuits de type microprocesseur, bases sur la machine de VON NEUMANN., et porte plus particuliérement sur l’architecture de parties contrôles compilables. La troisième partie propose des schèmas topologiques d’implantation pour chacune des architectures des parties contrôles étudiées. Ces schèmas sont proposés dans le cadre de la définition du compilateur de silicium SYCO. L erésultat de cette étude se concrêtise par la réalisation d’un ensemble de logiciels (GENCIRCUIT, GENPC...), intégrés autour d’une structure de données LDS. Des exemples de réalisation de circuits illustrent l’intérêt d’une telle étude